Show simple item record

dc.contributor.authorChibah, Arezki
dc.date.accessioned2017-03-30T09:56:58Z
dc.date.available2017-03-30T09:56:58Z
dc.date.issued2011
dc.identifier.citationOption: Entrainements Electriquesen
dc.identifier.otherMAG.ETH.58-11
dc.identifier.urihttps://dl.ummto.dz/handle/ummto/677
dc.description82 f. : ill. ; 30 cm. (+ CD-Rom)en
dc.description.abstractLes travaux de recherche présentés dans ce mémoire ont porté sur la réalisation d’un circuit de commande MLI adapté à la commande sans capteur par injection d’un signal à haute fréquence de la MSAP et son implantation sur un FPGA (Field Programmable Gate Array). Dans ce contexte, ce travail est scindé en 4 chapitres principaux : Le premier chapitre est divisé en trois parties : La première est consacrée à des généralités sur les circuits logiques programmables où on s’est intéressé plus particulièrement au FPGA, la seconde comprend la présentation détaillée du langage VHDL et la troisième un aperçu sur le logiciel de développement ISE. Le deuxième a porté sur les différentes stratégies MLI destinées à la commande des onduleurs de tension où on s’est intéressé plus précisément à la MLI sinusoïdale et à la MLI vectorielle. Le troisième a abordé l’analyse du besoin d’une commande MLI adaptée à la commande sans capteur de la MSAP. Enfin, dans le dernier chapitre on s’est étalé sur la réalisation et l’implémentation sur un FPGA du circuit MLI de la commande sans capteur avec injection d’un signal à haute fréquence.en
dc.language.isofren
dc.publisherUniversité Mouloud Mammerien
dc.subjectLogiciel du développement ISEen
dc.subjectMSAPen
dc.subjectLangage VHDLen
dc.subjectCircuit de commande MLIen
dc.subjectControleur d'étage : Puissance par FPGAen
dc.titleConception d'un controleur d'étage de puissance par FPGAen
dc.typeThesisen


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record